Alberto Ros Bardisa

Biografía | Investigación | Estudiantes | Charlas | Herramientas y código | Docencia | Idioma

Soy Catedrático de Universidad del Departamento de Ingenería y Tecnología de Computadores de la Universidad de Murcia. Me licencié como Ingeniero en Informática en 2004 y me doctoré en 2009 por la misma universidad tras conseguir una beca FPU del Ministerio. He disfrutado de dos contratos postdoctorales en la Universidad Politécnica de Valencia y en la Universidad de Uppsala. En 2018 me concedieron un proyecto Consolidator Grant del European Research Council (ERC) para mejorar las prestaciones de los procesadores multicore. He publicado más de 100 artículos científicos en temas de coherencia de caché, diseños de la jerarquía de memoria, modelos de consistencia de memoria y microarquitectura del procesador. Fuí incluído en el Salón de la Fama del ISCA y del MICRO. Soy miembro senior de IEEE.


DBLP Bibliography Server de Alberto Ros


Citas de Google Académico de Alberto Ros


Aquí podeis encontrar mis publicaciones más relevantes ordenadas por año, tipo de publicacion, o tema


General

Predicción y pre-búsqueda

Paralelismo y memoria transaccional hardware

Seguridad

Persistencia

Diseño de procesadores

Consistencia de memoria y coherencia sensible al modelo de consistencia

Codiseño software-hardware

Verificación de protocolos de coherencia de cachés

Argo: Memory compartida distribuida

Classificación de datos y accesos

Cachés separadas para datos privados y compartidos

Protocolos de coherencia basados en listas

Cachés eficientes

Desactivación de la coherencia

Políticas de mapeo a cachés compartidas ditribuidas

Extension de protocolos de coherencia

Protocolos de coherencia sin indirección

Cachés de directorio escalables

Evaluación de protocolos de coherencia

Simulación